Предыдущая Следующая

Для компактной записи многоразрядных адресов и уменьшения числа ошибок  используется 16-ричная (гексодецимальная) система счисления. Для перевода в нее двоичное число разбивают справа налево на четверки (тетрады), каждую из которых представляют 16–ричной цифрой, Так, например, в соответствии с таблицей 11.1 число

                     1101010111111010  В = D5FA  H,

где В и Н  – признаки соответственно двоичной (бинарной) и 16-ричной  систем счисления.                           Таблица 11.1

n10

 

N 2

n16

n10

N 2

n16

N10

n 2

n16

 n10

n 2

N16

0

 0000

 0

4

0100

4

8

1000

8

12

1100        

C

1

0001

 1

5

0101

5

9

1001

9

13

1101

D

2

0010

  2

6

0110

6

 10

1010

A

14

1110

E

3

0011

  3

7

0111

7

 11

1011

 B

15

1111

H

 

Аналогично осуществляется обратный переход: каждый символ 16-ричной системы представляется тетрадой двоичных цифр.

 

На рис.11.4 представлено адресное пространство 16-разрядной ША с указанием  областей,   соответствующих значениям старших разрядов, и полных 16-ричных адресов по обе стороны разделяющих области границ. При А15=0 инициированы (адресованы, выбраны) могут быть только те элементы, адрес  которых  находится  в

             Рис.11.4

нижней половине адресного пространства, а при А15=1 элементы с адресом в верхней половине. В этом смысле разряд А15  делит адресное пространство пополам.

При каждом значении А15  15=0 и А15=1) разряд А 14 может принимать тоже два значения (А14=0 и А14=1) А14 делит каждую половину адресного пространства пополам; разрядами А15 , А14 адресное пространство делится на четыре части; аналогично тремя разрядами А15 , А14 , А13  адресное пространство делится на 23 =8 частей и т.д.

   В каждую область адресного пространства может быть "вставлен" компонент системы (в частности,  запоминающее устройство).  Если, например, выставляется адрес, старшие разряды которого А15=0, А14=1, А13=1, то на него "откликается" компонент, "вставленный" в область 600016...7FFF16 шириной 8К (8x1024) адресов (на рис.11.4 она однократно заштрихована). Он будит откликаться на Подпись:  любой адрес в этом диапазоне адресов, где А15, А14, А13 имеют приведенные значения, т.е. вне зави­симости от значений разрядов А12, A11...A0. Если указанная область закреплена за ЗУ, то его емкость может составлять 8К ячеек, каждая из которых будет адресоваться разрядами А0…А12, а сама микросхема ЗУ должна выбираться  разрядами А15=0, А14= А13=1.  На рис.11.5


Предыдущая Следующая